高速PCB设计验证的那些事

来源:一博科技 时间:2018-1-18 类别:仿真测试

PCB设计和信号完整性理论密不可分,理论为设计提供支撑,本话题理论联系实际,从一些案例中总结出PCB工程师不经意犯的拓扑、串扰及时序问题,同时还涉及到后端的测试验证,从而指导工程师如何避开设计及测试风险,更大可能的使产品一版成功。



主要内容:
一、串扰影响案例
二、拓扑不当案例
三、DDRx设计案例
四、测试与仿真验证案例
五、案例总结


点击此处,下载讲义:《高速PCB设计验证的那些事》
上一篇:串行总线的自我介绍下一篇:信号完整性分析-阻抗

热门文章


文章标签

案例分享 Cadence等长差分层叠设计串扰 串行 DDR | DDR3DFM 电阻电源Fly ByEMC反射高速板材 HDIIPC-D-356APCB设计误区PCB设计技巧 SERDES与CDR S参数 时序射频 拓扑和端接 微带线 信号传输 小工具 阻抗


线路板生产

典型案例